如何在PCB设计中改善SDRAM信号的辐射干扰

一些使用外部SDRAM的STM32应用程序客户报告他们的产品在电磁兼容测试,并且存在SDRAM信号造成的过度辐射干扰问题。在终端产品中,如果不能使用外壳屏蔽辐射干扰,这类问题往往需要通过修改外壳来解决PCB设计SDRAM信号。

本文概述了如何改善辐射干扰问题在SDRAM PCB设计中的应用,以供参考。

如何在PCB设计中改善SDRAM信号的辐射干扰

PCB设计中的SDRAM辐射干扰对策

由于SDRAM的工作频率较高,上升沿和下降沿更陡,因此在PCB设计中需要对高速信号传输线中的信号轨迹进行处理。注意以下基本原则:

1.维护SDRAM信号的完整性

SDRAM信号的失真会进一步拓宽信号的辐射频谱,导致更严重的辐射问题,因此必须重视SDRAM信号完整的电路设计。

—建议使用4层或更多层来控制SDRAM信号的特性阻抗到50欧姆,以最小化SDRAM总线上的过孔的使用,以保持阻抗连续性,并减少阻抗不连续引起的信号反射。;

——SDRAM信号道间距应遵循3W原则,两条道的中心间距应尽可能保持至少3倍线宽,可减少信号间干扰造成的信号失真;

—尽量使SDRAM接近MCU,缩短MCU到SDRAM的信号迹线长度(通常不应超过120mm);

2.保持最短的SDRAM信号返回路径

多层印刷电路板,高速信号的返回路径是其轨迹在参考平面上的投影。在PCB设计中,应注意保持参考平面的完全连续性。如果由于信号切换或功率层分裂等原因切断了信号返回路径,则需要通过和功率平面交叉增加变层电容/变层。一个电容器或类似的确保SDRAM信号有最短的返回路径。

保持最短的SDRAM信号返回路径

3.把SDRAM信号(特别是时钟信号)放在内部118bet金博宝

在SDRAM信号中,时钟信号具有最强的辐射水平,可以将其放置在PCB的内层,屏蔽铜箔的外层来降低辐射水平。

对于STM32与SDRAM和FLASH同时设计的FMC接口,由于SDRAM和FLASH共用部分MCU引脚,其复杂的路由拓扑进一步增强了SDRAM信号的辐射干扰。建议SDRAM和FLASH路由。它们被尽可能地放置在PCB的内层,这些信号被屏蔽在PCB的外层的接地面上。

4.使SDRAM跟踪区域尽可能远离其他信号/电缆

更长的其他通道或电缆可以用作天线来传输耦合SDRAM辐射信号,因此它们应该放置在远离SDRAM信号的PCB上,如果需要的话放置在这些通道或电缆连接上。磁珠或滤波器减弱SDRAM辐射信号。