跳到内容

Xilinx XC7Z015-2CLG485I Zynq 7020 FPGA

Xilinx XC7Z015-2CLG485I.是基于Xilinx SoC..这个装置是对单个或双核的手臂皮层中央处理单元,具有28 nm可编程逻辑.ARM Cortex被认为是它的心脏,并包含片上内存,用于外围连接的丰富接口,以及外部存储器接口。

Xilinx XC7Z015-2CLG485i的特性

设备的应用处理器单元每个中央处理单元每个MHz具有2.5 DMIPS和其频率CPU高达1ghz。与它的一致多处理器支持,单个全局定时器,一对三重定时器计数器,中断,定时器,处理系统Xilinx XC7Z015-2CLG485I.是杰出的。该设备的缓存支持字节奇偶校验,8路设置关联二级缓存512KB, 4路1级数据缓存32KB。该设备具有片上可引导ROM和256KB片上RAM,并支持字节奇偶校验。设备支持多种接口,如LPDDR2、DDR2、DDR3L和DDR3内存的16或32位接口,支持16位ECC, 1GB到8、16或32位内存的地址空间,静态内存接口,1,2,4或8位串行NOR flash。有一个DMA控制器8个通道分散 - 收集事务,外设到内存,内存到外设和内存到内存支持。

各种输入/输出接口和外设可在设备,如2三速以太网外设有一个IEEE标准协议802.3和1588支持。有两个USB 2.0外设,支持最多12个端点。PL和PS和PS之间的较高带宽连接和PS之间是可能的。该设备具有查找表,级联模式的加法器,沿真正双端口36KB阻塞RAM的触发器工作高达73位,可配置的18KB阻塞RAM。设备的DSP块具有25位的预加法器和48位的累加器。jtag的集成电路是IEEE 1149.1标准。它支持8车道,Gen2速度,端点,和根复杂配置。集成电路有16个发射器和接收器。

Xilinx XC7Z015-2CLG485i的家族描述

Xilinx XC7Z015-2CLG485I.提供可扩展性和灵活性以及出色的性能,低功耗,易于利用,特别是在ASSP和ASIC..该设备的设计人员通过使用工业标准工具,使用单一平台定位高性能和成本效益。该设备可以提供各种应用,例如汽车行业的信息娱乐,驾驶信息和驾驶员援助。其他应用程序包括广播摄像机,机器视觉,工业网络,电机控制,智能摄像头,LTE无线,成像和医疗诊断,打印机,夜视和视频捕获设备。

的体系结构Xilinx XC7Z015-2CLG485I.在PL中启用自定义逻辑实现以及PS中的自定义软件。它还允许实现系统的差异和不同的功能。PS和PL集成允许普通的性能水平二芯片解决方案无法匹配,因为它们有限的输入/输出功率预算、延迟和带宽。应用程序处理器的包含使系统能够进行更高级别的操作。PL和PS都有单独的电源域,允许用户在需要时关闭PL。PS处理器总是先引导,这允许以软件为中心的PL配置方法。

动态内存接口

作为多协议的DDR内存控制器被配置为通过使用8,16或32位DRAM存储器的单个配置来传送16或32位访问其1GB地址空间。虽然ECC具有16位模式的支持,但PS正在包含DDR控制器及其PHY,包括其专用输入/输出。的DDR3.支持每秒高达1333兆位的速度。内存控制器DDR的多端口性质使系统的处理和可编程逻辑具有共同内存和共享访问。DDR为此目的拥有4个AXI从站端口。64位端口中的一个通过其可配置的L2高速缓存控制器专门用于中央处理单元,可用于降低延迟。此外,两个64位端口也用于PL访问,并且64位端口中的1个是通过中央互连的AXI主机。

静态存储器接口

静态存储器接口Xilinx XC7Z015-2CLG485I.支持带有8位SRAM数据的外部静态存储器,用于支持高达64MB,8位并行也不高达64MB的支持,以及1位ECC支持快闪记忆体

互连

的IOP、APU和内存接口单元Xilinx XC7Z015-2CLG485I.通过多层互联ARM AMBA AXI与PL互连。这种互连本质上是非阻塞的,并且支持大量的主从事务。ARM CPU的内存路径最短,带宽也处于主状态。这说明PL master与从服务器之间的通信具有更高的吞吐量连接。通过互连的业务量通过互连服务块的质量来调节。此外,利用服务质量特征通过DMA控制器和CPU调节生成的流量,并结合实体通过IOP表示主节点。

可编程逻辑

可编程逻辑Xilinx XC7Z015-2CLG485I.由一个CLB组成,每个CLB中有8个查找表,用于分布式内存或随机逻辑实现。内存查找表也可以通过32×2或64×1位或移位寄存器的形式进行配置。每个CLB有16个人字拖。有两个4位加法器用于可级联的算术函数。有一个36KB的块RAM。DSP切片Xilinx XC7Z015-2CLG485I.18×25可增加的。有一个48位的加法器。输入/输出模块可编程。支持通用输入/输出标准,包括SSTL, LVDS和LVCMOS。有一个内置可编程输入/输出延迟。有一个选择低功耗串行收发器的选项。在PCI express的几个版本中有一个集成的根端口/端点块Xilinx XC7Z015-2CLG485I..有两个12位的模数转换器。芯片上有温度和电压控制传感器。有17个差分模式外部输入通道和一个PL配置模块。